D – триггерлер D – триггер деген атау ағылшын сөзі «delay» — кідірту дегеннен шыққан. Триггердің шартты белісінде көрсетілгендей (86, а суретте ), оның бір информациялық кірісі бар. Осы триггер 7 – шындық кестесіне сәйкес қарапайым логика бойынша жұмыс істейді.
Сондықтан триггерлердің шығысындағы жағдай оның кірісіндегі күйге сәйкес болады, бірақ осы арада кіріс сигнал кідіртіледі. Ең көп қолданыс тапқан, И – НЕ логикалық элементтерінен құрылған (86, б сурет) синхрондық D – триггерлер. Информациялық кіріс D-әрәпімен белгіленіп, ал синхрондайтын С-әріпімен белгіленеді, D–триггер С=1сигналымен синхрондалады. Синхрондайтын импульс жоқ болса, А1 мен А2элементтер жабықта, D – кірісіне сигнал берілмеген схеманың күйін өзгетпейді. С=1 және D=1 болғанда А1 элементінің шығысы нда «0» күйі қалыптасады, бұл сигнал А3 пен А4 элементтерінің кірістеріне әрекет етіп, триггерді «1» күйіне келтіреді де, бір уақытта А2 элементінің қосылуын болдырмайды. С=1 және D=0 болғанда А1 элементі жабық болып қалады. (шығысында «1» күйі), А2 элементі ашылып, оның шығысында «0» күйі қалыптасады да, триггер енді «0» күйіне келтіріледі. Сөйтіп, С=1 синхрондайтын импульсты бергенде триггерде информация жазылады, осы уақыт сәтіне дейін информациялық кіріс D – да кіріп тұрған болатын.
JK триггерлер JK триггерлерінде екі информациялық J K кірісі бар. RS триггері сияқты JK триггері J K кірістері арқылы Q шығысында 1 немесе 0 жағдайы болады. Бірақ RS триггерінен ерекшелігі, JK триггеріне J = K =1 берілсе Q шығысында, қарама–қарсы күйге ауысады, яғни JK триггері С кірісіндегі потенциалдық төменлеуінен синхронизацияланады.
JK триггерінің функционерленуі мына теңдікпен анықталады: Qn+1=Jn+ Qn JK триггерінің графикалық белгіленуі